Verreault Antoine, Cicek Paul-Vahé et Robichaud Alexandre. (2024). A rail-to-rail low-power dynamic CMOS amplifier for switched-capacitor filters in high-performance ADC. Dans : 2024 IEEE 67th International Midwest Symposium on Circuits and Systems (MWSCAS) , 11-14 août 2024, Springfield, MA, États-Unis.
Prévisualisation |
PDF
- Version acceptée
497kB |
Résumé
This paper presents a novel rail-to-rail low power dynamic CMOS amplifier optimized for discrete-time filtering in analog-to-digital converters (ADC). The proposed architecture incorporates a switched resistor-capacitor (RC) parallel compensation technique, which is strategically activated in the sampling phase to minimize the amplifier's current consumption. Dynamic biasing of the amplifier further improves energy efficiency by slashing high slewing currents once linear settling takes over. Simulation results in 65 nm CMOS exhibit 3.2 times reduction in power consumption with respect to a comparable static amplifier. Accurate integration waveforms are achieved while consuming a mere 239 μW for 6 T settling under 4.9 ns.
Type de document: | Matériel de conférence (Non spécifié) |
---|---|
Date: | Août 2024 |
Sujets: | Sciences naturelles et génie > Génie Sciences naturelles et génie > Génie > Génie électrique et génie électronique Sciences naturelles et génie > Sciences appliquées |
Département, module, service et unité de recherche: | Départements et modules > Département des sciences appliquées > Module d'ingénierie |
Liens connexes: | |
Mots-clés: | dynamic amplifier, rail-to-rail, low power, switched-capacitor integrator, loop filter, ADC, delta-sigma |
Déposé le: | 15 oct. 2024 18:06 |
---|---|
Dernière modification: | 15 oct. 2024 18:06 |
Éditer le document (administrateurs uniquement)